AMD "TSMC N2 공정서 차세대 서버용 프로세서 '베니스' 생산"
AMD는 내년 출시 예정인 차세대 서버용 에픽(EPYC) 프로세서 '베니스'(Venice)를 대만 TMSC의 2나노급 N2 공정에서 생산할 예정이라고 15일 밝혔다. 베니스는 AMD 차세대 x86 프로세서 아키텍처인 젠6(Zen 6) 기반으로 작동한다. AMD는 "베니스는 TSMC N2 공정에서 테이프아웃과 대량 생산을 거치는 업계 최초 고성능 컴퓨팅(HPC) 반도체가 될 것"이라고 설명했다. AMD는 또 올 초부터 가동에 들어간 미국 애리조나 주 소재 TSMC 팹 21에서 5세대 에픽 프로세서 반도체 구현과 검증을 마쳤다고 밝혔다. 리사 수 AMD CEO는 "TSMC는 AMD의 오랜 핵심 파트너로, TSMC의 연구개발 및 제조 팀과의 협업을 통해 AMD는 고성능 컴퓨팅의 한계를 뛰어넘는 선도적인 제품을 지속적으로 공급해왔다"고 밝혔다. 이어 "AMD가 TSMC N2 공정과 애리조나 주 팹 21의 주요 고객사가 된 것은 AMD가 첨단 기술 혁신을 주도하고, 미래 컴퓨팅을 실현하는 데 있어 TSMC와 강력한 파트너십을 유지하고 있다는 사실을 증명한다"고 밝혔다. 웨이저자(魏哲家) TSMC CEO는 "양사 협업은 고성능 반도체의 성능, 전력 효율, 수율 향상을 이끌고 있으며, 앞으로도 AMD와 함께 차세대 컴퓨팅을 위한 혁신을 계속 이어 가기를 기대한다"고 밝혔다.