• ZDNet USA
  • ZDNet China
  • ZDNet Japan
  • English
  • 지디넷 웨비나
뉴스
  • 최신뉴스
  • 방송/통신
  • 컴퓨팅
  • 홈&모바일
  • 인터넷
  • 반도체/디스플레이
  • 카테크
  • 헬스케어
  • 게임
  • 중기&스타트업
  • 유통
  • 금융
  • 과학
  • 디지털경제
  • 취업/HR/교육
  • 인터뷰
  • 인사•부음
  • 글로벌뉴스
창간특집
인공지능
배터리
컨퍼런스
칼럼•연재
포토•영상

ZDNet 검색 페이지

'CFET'통합검색 결과 입니다. (2건)

  • 태그
    • 제목
    • 제목 + 내용
    • 작성자
    • 태그
  • 기간
    • 3개월
    • 1년
    • 1년 이전

2040년 파운드리 공정 '0.3나노' 도달…삼성·TSMC 소자 구조 3D 진화

초미세 파운드리 공정이 오는 2040년 0.3나노미터(nm) 수준까지 도달할 전망이다. 이에 따라 삼성전자, TSMC 등도 반도체 내부 구조를 기존 2D에서 3D로 바꾸는 등 대대적인 변화를 시도할 것으로 예상된다. 반도체공학회는 11일 서울 파르나스 호텔에서 '반도체 기술 로드맵 포럼'을 열고 차세대 반도체 기술의 발전 동향 및 전망을 제시했다. ■ 첨단 파운드리 공정, 2040년 0.3나노미터 도달 반도체공학회가 주최한 이번 포럼은 국내 반도체 산업의 기술 발전 로드맵 및 비전을 수립하고자 마련됐다. 현재 반도체 산업에 대한 분석은 최대 10년 후의 단기, 혹은 중기적 전망에만 초점을 두고 있다는 한계가 있다. 이에 학회는 보다 장기적인 관점에서 15년 후의 미래 반도체 산업을 예측하기 위한 로드맵을 수립해 왔다. 로드맵은 기술 분야에 따라 ▲소자 및 공정기술 ▲인공지능반도체 ▲무선연결반도체 ▲광연결반도체 등 네 가지로 나뉜다. 먼저 소자 및 공정기술 분야에서는 오는 2040년 개발될 것으로 예상되는 0.3나노미터급 공정을 위한 차세대 기술을 다룬다. 현재 반도체 트랜지스터 구조는 핀펫(FinFET)에서 GAA(게이트-올-어라운드)로 진화하는 과정을 거치고 있다. GAA는 전류가 흐르는 채널을 3면으로 활용하던 핀펫과 달리, 4면을 활용해 성능 및 전력효율성이 높다. 향후에는 이 구조가 'CFET'으로 발전할 것으로 전망된다. CFET은 가장 최근 상용화된 트랜지스터 구조인 GAA(게이트-올-어라운드)를 또 한번 뛰어넘는 기술로, GAA를 수직(3D)으로 쌓아 올리는 구조다. 양준모 나노종합기술원 책임연구원은 "삼성전자가 3나노에 GAA를 선제적으로 도입했으나, 사실상 TSMC와 마찬가지로 2나노에서부터 GAA를 본격적으로 적용할 것"이라며 "2040년에는 0.3나노 공정까지 도달하기 위해 CFET 및 3D 집적화 기술을 기반으로 하는 회로 기술이 개발돼야 한다"고 설명했다. ■ D램서도 내부 구조, 핵심 소재 대대적 변화 메모리 산업에서는 D램의 선폭이 내년 12나노급에서 2040년 7나노급으로 발전할 것으로 예상된다. 또한 11나노급 D램부터는 트랜지스터 구조가 'VCT(수직 채널 트랜지스터)'로 변경될 것으로 보인다. VCT는 트랜지스터를 수직으로 배치해, 데이터를 저장하는 셀 면적을 크게 줄이는 기술이다. D램의 핵심 구성 요소인 커패시터(전하를 일시적으로 저장하는 소자)용 물질도 변화가 예상된다. 기존 커패시터에는 지르코늄(Zr), 하프늄(Hf), 알루미늄(Al) 등이 쓰였다. 다만 3D D램에서는 페로브스카이트(Perovskite), 스트론튬타이타늄산화막(STO) 등 대체재로 개발되고 있다. 3D D램은 셀 자체를 수직으로 적층하는 D램으로, 2031년 이후에나 상용화에 도달할 것으로 전망되는 차세대 기술이다. 인공지능 반도체 기술 분야에서는 2025년 현재 10 TOPS/W에서 2040년 학습용 프로세서는 1천TOPS/W, 추론용 반도체는 100 TOPS/W 까지 발전할 전망이다. 광연결 반도체 기술 분야에서는 2025년 현재 레인 당 100Gbps에서 2040년까지 PAM4 변조 방식을 기반으로 800Gbps으로 발전할 것이다. 나아가 시스템 간 연결을 위해서는 8레인 통합을 통해 6천400Gbps까지 데이터 전송율이 증가할 전망이다. 무선연결 반도체 기술 분야에서는 2025년 현재 7Gbps 수준의 데이터 전송율이 밀리미터파 및 배열안테나의 적용 등을 통해 1천Gbps까지 발전할 전망이다.

2024.12.11 14:35장경윤

차세대 2나노 첨단공정 개발에 'W2W' 웨이퍼 본딩 기술 뜬다

최첨단 패키징 기술인 W2W 하이브리드 본딩이 미래 반도체 시장의 핵심 요소로 떠오를 전망이다. 특히 2나노미터(nm) 이하에서 상용화될 BSPDN, CFET 등이 유력한 적용처로 떠오르고 있다. 한국EV그룹(EVG)는 13일 코트야드 메리어트 서울 판교에서 'EVG 테크놀로지 데이'를 열고 최첨단 본딩 기술의 시장 전망에 대해 밝혔다. 오스트리아에 본사를 둔 EVG는 반도체 및 디스플레이 후공정용 장비를 전문으로 개발하는 업체다. 웨이퍼 본딩장비 및 나노임프린트(NIL), 얼라이너, 코터, 적외선(IR) 계측 시스템 등을 개발해 왔다. 특히 EVG는 W2W 등 첨단 하이브리드 본딩 시장에 주력하고 있다. 하이브리드 본딩은 두 반도체 칩을 구리 배선은 구리 배선끼리, 절연 물질은 절연 물질끼리 각각 접합하는 기술이다. 기존 칩 연결에 쓰이던 솔더볼·범프 등을 쓰지 않아 패키지 두께를 줄이고, 전기적 특성 및 방열 특성을 높일 수 있다. 하이브리드 본딩은 패키징을 웨이퍼, 혹은 개별 다이(Die)에서 수행하는지에 따라 W2W(웨이퍼-투-웨이퍼), D2D(다이-투-다이), D2W(다이-투-웨이퍼) 등으로 나뉜다. 이 중 W2W는 웨이퍼끼리의 연결로 생산성이 높다는 장점이 있다. EVG가 전망하는 W2W 하이브리드의 유망한 적용처는 BSPDN(Back Side Power Delivery Network), CFET(Complementary FET) 등 첨단 반도체 공정이다. BSPDN은 웨이퍼 전면에 모두 배치되던 신호처리와 전력 영역을 분리해, 웨이퍼 후면에 전력 영역을 배치하는 기술이다. 삼성전자가 내년 양산 예정인 2나노 공정에 BSPDN을 첫 적용하기로 하는 등 주요 반도체 기업들로부터 많은 주목을 받고 있다. CFET은 가장 최근 상용화된 트랜지스터 구조인 GAA(게이트-올-어라운드)를 또 한번 뛰어넘는 기술이다. 향후 1나노급 공정에서 적용될 것으로 점쳐진다. 기존 트랜지스터 내부에는 +극을 인가하면 전류를 발생시키는 p형 반도체(pMOS)와 -극을 인가하면 전류를 발생시키는 n형 반도체(nMOS)가 수평적으로 집적돼 있다. 반면 CFET은 이 nMOS와 pMOS를 수직으로 적층한다. GAA 트랜지스터가 위로 겹겹이 적층되는 셈이다. 토스튼 마티아스 EVG 아시아태평양 세일즈 총괄은 "BSPDN 혹은 새로운 트랜지스터 구조를 구현하려면 첨단 웨이퍼 본딩 공정이 단일, 혹은 복수로 적용돼야 한다"며 "EVG는 이러한 솔루션을 위한 본딩 장비를 적용처별로 보유하고 있다"고 설명했다.

2024.06.13 15:16장경윤

  Prev 1 Next  

지금 뜨는 기사

이시각 헤드라인

폴더블 아이폰, 펀치홀 카메라 탑재 유력

배민·요기요, 먹통 뒤 정상화..."금요일 밤 비 내린 탓"

과학자들, 납으로 금 만들었다…'연금술사의 꿈' 실현되나

SKT 유심교체 누적 193만...교체 예약 대기 686만

ZDNet Power Center

Connect with us

ZDNET Korea is operated by Money Today Group under license from Ziff Davis. Global family site >>    CNET.com | ZDNet.com
  • 회사소개
  • 광고문의
  • DB마케팅문의
  • 제휴문의
  • 개인정보취급방침
  • 이용약관
  • 청소년 보호정책
  • 회사명 : (주)메가뉴스
  • 제호 : 지디넷코리아
  • 등록번호 : 서울아00665
  • 등록연월일 : 2008년 9월 23일
  • 사업자 등록번호 : 220-8-44355
  • 주호 : 서울시 마포구 양화로111 지은빌딩 3층
  • 대표전화 : (02)330-0100
  • 발행인 : 김경묵
  • 편집인 : 김태진
  • 개인정보관리 책임자·청소년보호책입자 : 김익현