인텔 "1.8나노급 공정 순항중...시제품 2종 운영체제 부팅 성공"
인텔 파운드리가 6일(미국 현지시간) 케빈 오버클리 파운드리 서비스 수석부사장과 일문일답 형식으로 내년부터 본격 투입될 차세대 공정 '인텔 18A' 진척사항을 공개했다. 인텔 18A는 2021년 팻 겔싱어 CEO 취임 이후 내세운 '5개 공정 4년 내 실현'(5N4Y) 로드맵의 마지막 단계에 해당하는 공정이다. 1.8나노급 성능을 지녔다는 의미에서 '인텔 18A'(옹스트롬, 1A는 0.1nm)라는 이름을 붙였다. 인텔 18A는 차세대 트랜지스터 구조 '리본펫'(RibbonFET), 반도체 후면 전력 전달 기술(BSPDN) '파워비아'(PowerVia)를 모두 투입한다. 내년 생산될 PC용 프로세서 '팬서레이크'(Panther Lake), 서버용 프로세서 '클리어워터 포레스트' 모두 인텔 18A에서 생산된다. 지난 2일 2분기 실적발표에서 팻 겔싱어 인텔 CEO는 "해당 공정에서 생산한 칩 시제품이 운영체제 부팅에 성공했다"고 밝히기도 했다. ■ "인텔, 급증하는 반도체 수요 충족할 유일한 회사" 케빈 오버클리는 IBM, 글로벌파운드리, 마벨을 거쳐 지난 5월 파운드리 서비스 수석부사장으로 인텔에 합류했다. 그는 "데이터센터용 제품 개발을 위해 팹리스에 몇 년 몸담았지만 파운드리와 OSAT(외주 반도체 조립과 테스트)에서 공급망 관리에 더 많은 시간을 보냈다. 좋은 제품을 만들어 고객사에 필요한 만큼 공급하는 것은 어려운 일"이라고 설명했다. 이어 "이런 문제는 AI 시대에 들어오며 반도체 수요가 커지며 더 심화됐고 반도체 업계는 여전히 필요한 만큼의 규모를 얻지 못했다. 인텔은 반도체 업계에서 이것이 가능한 유일한 회사이며 이것을 실현하기 위해 합류했다"고 덧붙였다. ■ "인텔 파운드리, 고객사 위한 모든 기술 제공 가능" 인텔은 지난 2월 말 미국 캘리포니아에서 개최한 '인텔 파운드리 다이렉트 커넥트' 행사에서 'AI 시대를 위한 시스템 파운드리'를 내세웠다. 케빈 오버클리 부사장은 "반도체 업계의 AI와 고성능컴퓨팅(HPC) 부문 수익은 이미 모바일 분야의 수익을 넘어섰고 2028년에는 칩렛과 SoC(시스템반도체) 수익이 모놀리식(단일 칩 구조) 반도체 수익을 넘어설 것"이라고 전망했다. 그는 "인텔 파운드리는 트랜지스터 혁신과 상호 연결, 고급 패키징 기술 사이의 경계선이 사라지는 전환을 위한 모든 기술을 가지고 있다. 여기에 사내/외 서버 개발을 위해 쌓은 경험까지 합하면 고객사가 AI 솔루션에 필요한 확장성과 전력 효율성을 얻기 위한 모든 기술을 제공할 수 있다"고 설명했다. ■ "인텔 18A 통해 공정 리더십 회복" 인텔 18A는 인텔이 2021년 이후 추진한 '5개 공정 4년 내 실현'(5N4Y) 로드맵의 마지막 단계에 해당하는 공정이다. 케빈 오버클리 부사장은 "인텔 18A는 우리 고객사에 꼭 필요한 여러 선진 기술을 도입중이며 이를 통해 공정 리더십을 되찾을 것"이라고 말했다. 이어 "리본펫 GAA(게이트올어라운드) 트랜지스터는 기기 성능 향상을, 파워비아는 새로운 인터커넥트 기술을 개발할 수 있을 것이다. 밀도 향상과 소모 전력 관리를 위한 EMIB(반도체 평면 연결 기술)과 포베로스 다이렉트 3D 등 첨단 패키징 기술도 있다"고 밝혔다. 그는 "이는 고객사가 무어의 법칙에 따른 효과를 얻기 위해 필요한 혁신이며 인텔은 이를 통해 반도체 업계의 다른 어떤 업체보다 앞서 나가고 있다"고 자평했다. ■ "PC·서버용 차세대 칩, 운영체제 부팅까지 성공" 케빈 오버클리 부사장은 "인텔 18A는 차세대 AI 혁신을 인텔 제품에 가져 올 것이며 초기 성과는 긍정적이다. PC용 프로세서 '팬서레이크', 데이터센터용 프로세서 '클리어워터 포레스트'는 설계 마무리 후 2분기만에 시제품을 생산했다"고 밝혔다. 인텔은 같은 날 별도 공개한 자료를 통해 "두 프로세서 시제품은 별도 설정 추가나 변경 없이 운영체제 부팅에 성공했다. 팬서레이크의 DDR 메모리 컨트롤러는 이미 목표 주파수에서 작동중이며 클리어워터 포레스트는 칩렛 결합에 인텔 3-T 공정을 활용할 것"이라고 밝혔다. 인텔 3-T 공정은 지난 2월 인텔 파운드리 다이렉트 커넥트에서 처음 등장한 공정이며 인텔 3 공정에 전기 배선과 신호 등이 지나갈 수 있는 TSV(실리콘 관통전극)를 추가해 반도체 다이(Die)를 수직으로 쌓을 수 있는 적층 구조 실현에 필요하다. ■ "EDA 업체도 인텔 18A 위한 솔루션 공급" 케빈 오버클리 부사장은 "EDA(전자설계자동화) 업체도 인텔이 내놓은 PDK(제품개발키트) 1.0에 맞춰 이를 수정하고 있으며 여러 외부 고객사가 인텔 18A를 이용한 설계를 진행하고 있다"고 부연했다. 인텔 18A를 활용할 외부 고객사로는 Arm과 에릭슨, 대만 팹리스 패러데이 등이 꼽힌다. 톰 베클리 케이던스 커스텀 IC&PCB 그룹 총괄(수석부사장)은 "인텔 파운드리와 케이던스의 협업은 양사 고객사의 인텔 18A 공정을 위한 EDA 솔루션과 IP 접근을 도와 혁신을 가속할 것"이라며 "인텔 18A가 중요한 이정표를 넘어선 것은 매우 고무적이며 첨단 설계를 인텔 18A에서 구현할 수 있도록 지원할 수 있어 기쁘다"고 밝혔다. 샨카르 크리슈나무르티 시높시스 EDA그룹 총괄은 "인텔 파운드리는 양사 고객사가 요구하는 차세대 AI 솔루션 설계에 필요한 요소를 모두 제공하고 있으며 시높시스의 EDA·IP 솔루션을 인텔 18A 공정에 맞게 제공할 수 있어 기쁘다"고 밝혔다.