• ZDNet USA
  • ZDNet China
  • ZDNet Japan
  • English
  • 지디넷 웨비나
뉴스
  • 최신뉴스
  • 방송/통신
  • 컴퓨팅
  • 홈&모바일
  • 인터넷
  • 반도체/디스플레이
  • 카테크
  • 헬스케어
  • 게임
  • 중기&스타트업
  • 유통
  • 금융
  • 과학
  • 디지털경제
  • 취업/HR/교육
  • 인터뷰
  • 인사•부음
  • 글로벌뉴스
인공지능
배터리
양자컴퓨팅
컨퍼런스
칼럼•연재
포토•영상

ZDNet 검색 페이지

'이종접합'통합검색 결과 입니다. (2건)

  • 태그
    • 제목
    • 제목 + 내용
    • 작성자
    • 태그
  • 기간
    • 3개월
    • 1년
    • 1년 이전

SK하이닉스, 최선단 D램 시대 열었다..."1c D램 개발은 시작일 뿐"

SK하이닉스가 최근 업계 최선단 공정 기반의 D램을 가장 먼저 개발하는 성과를 거뒀다. 회사는 이에 그치지 않고 3D 셀, 이종접합 등 기술 혁신으로 차세대 D램 시대에 대응한다는 전략이다. SK하이닉스는 지난달 29일 10나노급 6세대(1c) 16Gb(기가비트) DDR5 D램을 개발한 주역들과 좌담회를 진행했다고 10일 밝혔다. 해당 자리에는 1c 기술 개발을 주도한 오태경 SK하이닉스 부사장(1c Tech TF), 조주환 부사장(DRAM 설계), 조영만 부사장(DRAM PI), 정창교 부사장(DRAM PE), 손수용 부사장(개발 TEST), 김형수 부사장(DRAM AE)이 참석했다. 1c 기술은 10나노대 초반의 극미세화된 메모리 공정 기술이다. 1c 기술을 적용한 DDR5의 동작 속도는 8Gbps(초당 8기가비트)로 이전 세대인 1b DDR5보다 11% 빨라졌으며, 전력 효율은 9% 이상 개선됐다. 성능뿐만 아니다. SK하이닉스는 EUV 공정에 신소재를 개발해 적용하는 한편, 설계 기술 혁신을 통해 공정 효율을 극대화했으며 원가 절감까지 이루어냈다. SK하이닉스는 1c 개발 가속화를 위해 이미 우수성이 증명된 1b 플랫폼을 확장하는 방식으로 개발하는 전략을 선택하고, 기존의 3단계(테스트, 설계, 양산 준비) 개발 방식을 2단계(설계, 양산 준비)로 효율화했다. 오태경 부사장은 "1c 기술 개발을 총괄한 1c Tech TF의 가장 큰 목표는 '1등 개발'이었다"며 "커패시터(Capacitor) 모듈과 같은 고난도의 기술 요소를 양산 공정에서 바로 개발하는 방식을 택한 덕분에 전세대 제품 대비 2개월이나 단축해 1c 기술 개발에 성공할 수 있었다"고 설명했다. 정창교 부사장은 "공정이 미세화되면서 과거와는 다른 특성들이 더 중요해지고, 이로 인해 수율 저하 등 문제가 발생할 수 있다"며 "1c 기술에서 주요 성능의 수준을 높이는 트리밍 기술을 활용해 수율과 품질을 확보했다"고 밝혔다. 트리밍이란, 반도체 설계 변경 없이 전자식 퓨즈(eFuse)를 활용해 성능을 상향시키는 기술을 뜻한다. 나아가 SK하이닉스는 1c 이후의 차세대 D램 제품에서도 선두를 유지하기 위한 전략을 구상 중이다. 조영만 부사장은 "1c 기술을 넘어 D램 기술은 점점 더 미세화될 것이고, 특히 10나노 아래 한 자릿수 기술로 넘어가는 시점이 오면 기존 방식으로는 한계가 있을 것"이라며 "이를 극복하기 위해서는 소재 및 장비의 성능을 극대화하는 것뿐만 아니라 2D 셀에서 3D 셀로의 구조 변화, 이종접합 등과 같은 기술 혁신 역시 필요하다"고 강조했다. 한편 SK하이닉스는 연내 1c DDR5의 양산 준비를 마치고 내년부터 시장에 제품을 본격 공급할 계획이다.

2024.09.10 09:58장경윤

퀄리타스반도체, AI·자율주행용 칩렛 인터페이스 IP 호환성 검증

고속 인터페이스 설계자산(IP) 업체인 퀄리타스반도체는 UCIe PHY(물리계층) IP를 개발해 국내 다른 IP 전문사의 UCIe 컨트롤러 IP와 상호 호환성 검증을 성공적으로 완료했다고 16일 밝혔다. UCIe는 2022년에 출범한 칩렛 생태계를 활성화 하기 위한 컨소시움이다. 이를 상용화 하기 위해 글로벌 반도체 기업들이 활발히 인터페이스를 개발해 왔다. 퀄리타스반도체는 "이번 UCIe IP 호환성 검증은 국내 반도체 IP 업체에서는 첫 성과물"이라며 "향후 다양한 칩렛 반도체에 국산 UCIe 솔루션을 제공할 수 있는 발판을 마련했다"고 밝혔다. 칩렛은 파운드리 공정 미세화의 한계를 극복하기 위해 서로 다른 이종 반도체(다이)를 연결하여 반도체 성능을 극대화하는 기술이다. 최근 엔비디아의 인공지능(AI) 반도체 '블랙웰'을 비롯한 차세대 반도체 칩들이 모두 칩렛 구조로 제조되는 추세다. 특히 인공지능 어플리케이션이 방대한 연산을 신속하게 처리하기 위해 초고성능, 저전력 반도체를 요구함에 따라 칩렛 기술에 대한 수요가 폭발적으로 증가하고 있으며, 이에 따라 글로벌 최첨단 반도체 기업들 사이에서 칩렛 기술을 선점하기 위한 경쟁이 매우 치열하게 벌어지고 있다. 반도체 업계에서 칩렛 표준 중 가장 보편적으로 받아들여지고 있는 것은 인텔, 삼성전자, TSMC 등이 관여하여 만든 UCIe 표준으로, 수많은 반도체 업체들이 UCIe 기술을 확보하기 위해 노력하고 있다. 반도체 IP 업체들 중에서는 시높시스, 케이던스가 최근 UCIe를 적용한 반도체 시제품에 IP를 공급했으며, 이번 UCIe 호환성 검증을 통해 퀄리타스반도체도 그 뒤를 바짝 쫓는 모양새다. 앞서 퀄리타스반도체는 2023년 과학기술정보통신부의 R&D 지원 사업을 통해 칩렛 인터페이스 개발을 시작한 바 있다. 이를 통해 UCIe 인터페이스의 물리적 기능을 담당하는 UCIe PHY IP를 개발하고, 타 국내 IP 전문사는 제어 기능을 담당하는 UCIe Controller IP를 개발해 이번 7월 각 사의 IP가 성공적으로 호환된다는 것을 확인했다. 이번에 개발된 IP는 UCIe 버전 1.1에 맞춰 개발됐으며, 16레인이 탑재돼 레인 당 16Gb/s의 속도로 작동하고 스탠다드 패키지에서 고밀도 집적을 지원한다. 또한 양 사의 PHY IP와 컨트롤러 IP 간 무결성을 검증할 수 있는 셀프 테스트 기능 및 오류 정정 기능도 포함돼 있다. 퀄리타스반도체는 8월 중 UCIe 반도체 시제품에 IP를 탑재해 테스트하는 일정으로 개발을 진행하고 있으며, 칩렛 기술을 요구하는 고객에게 빠른 시일 내 상용화 IP를 제공하겠다는 계획이다. 김두호 퀄리타스반도체 대표이사는 “현재 국내외 고객으로부터 UCIe 솔루션에 대한 문의가 빗발치는 상황으로, 선제적으로 UCIe 솔루션을 고객에게 제공할 수 있어야 칩렛 시장을 선점할 수 있을 것”이라며 “퀄리타스반도체는 경쟁사들 대비 이른 시점에 경쟁력 있는 UCIe 솔루션을 갖췄다고 본다"고 말했다. 그는 이어 “이번 호환성 검증으로 인해 고객에게 통합적인 UCIe 솔루션을 제시할 수 있게 돼 양사 모두 칩렛 시장에서 주요 플레이어로서의 기반을 다질 수 있을 것으로 전망한다”고 덧붙였다.

2024.07.16 10:25장경윤

  Prev 1 Next  

지금 뜨는 기사

이시각 헤드라인

또 유찰된 국가 AI컴퓨팅센터…업계 "불확실·비현실적 사업 구조 개선해야"

여름 무더위 시작…유통가는 ‘수박 전쟁’ 돌입

"확실히 GD는 GD구나"...지드래곤 하이볼 흥행에 기부 선행까지

케이뱅크, KT와 손잡고 ‘AI 금융 혁신’ 속도

ZDNet Power Center

Connect with us

ZDNET Korea is operated by Money Today Group under license from Ziff Davis. Global family site >>    CNET.com | ZDNet.com
  • 회사소개
  • 광고문의
  • DB마케팅문의
  • 제휴문의
  • 개인정보취급방침
  • 이용약관
  • 청소년 보호정책
  • 회사명 : (주)메가뉴스
  • 제호 : 지디넷코리아
  • 등록번호 : 서울아00665
  • 등록연월일 : 2008년 9월 23일
  • 사업자 등록번호 : 220-8-44355
  • 주호 : 서울시 마포구 양화로111 지은빌딩 3층
  • 대표전화 : (02)330-0100
  • 발행인 : 김경묵
  • 편집인 : 김태진
  • 개인정보관리 책임자·청소년보호책입자 : 김익현