• ZDNet USA
  • ZDNet China
  • ZDNet Japan
  • English
  • 지디넷 웨비나
뉴스
  • 최신뉴스
  • 방송/통신
  • 컴퓨팅
  • 홈&모바일
  • 인터넷
  • 반도체/디스플레이
  • 카테크
  • 헬스케어
  • 게임
  • 중기&스타트업
  • 유통
  • 금융
  • 과학
  • 디지털경제
  • 취업/HR/교육
  • 인터뷰
  • 인사•부음
  • 글로벌뉴스
창간특집
인공지능
배터리
컨퍼런스
칼럼•연재
포토•영상

ZDNet 검색 페이지

'시높시스'통합검색 결과 입니다. (8건)

  • 태그
    • 제목
    • 제목 + 내용
    • 작성자
    • 태그
  • 기간
    • 3개월
    • 1년
    • 1년 이전

인텔 파운드리 "1.4나노급 인텔 14A 2027년 리스크 생산"

인텔이 29일 오전(미국 현지시간) 진행된 '인텔 파운드리 다이렉트 커넥트 2025' 행사 기조연설에서 차세대 반도체 공정 로드맵과 주요 파트너십을 공개했다. 립부 탄 인텔 CEO는 이날 외부 고객사와 협업을 강화하는 파운드리 전략을 강조하며, 시높시스, 지멘스 등 주요 EDA 업체들과 협력 현황을 소개했다. 인텔에 따르면 1.8나노급 '인텔 18A'(Intel 18A) 공정은 이미 내부 목표치에 근접한 수율을 달성했으며, 첫 제품인 '팬서레이크'(Panther Lake) PC 프로세서는 올 연말 출시될 예정이다. 이날 립부 탄 CEO는 "인텔 최우선 과제는 고객의 목소리에 귀 기울이고, 그들의 성공을 가능하게 하는 솔루션을 창출함으로써 신뢰를 얻는 것이며 인텔 전반에 걸쳐 엔지니어링 중심의 문화를 강화하고 파운드리 생태계 전반의 파트너십을 강화하고 있다"고 강조했다. 립부 탄 CEO, 업계 표준 EDA 업체와 협업 강조 인텔은 수 년간 자체 설계한 반도체를 생산하는 데 집중해 왔다. 그러나 팻 겔싱어 전임 CEO가 2021년 취임하며 'IDM(종합반도체기업) 2.0' 모델을 내세운 뒤로 외부 고객사와 협업이 중요해졌다. 외부 팹리스 등 고객사가 제품을 설계하고 생산하려면 업계 표준화된 전자설계자동화(EDA) 소프트웨어 업체와 협업이 필수적이다. 이날 립부 탄 인텔 CEO는 주요 EDA 업체 인사를 무대로 불러 진척 상황을 소개하는 데 많은 시간을 할애했다. 사신 가지(Sassine Ghazi) 시높시스 CEO는 "인텔이 업계 표준을 따르기 시작하면서 과거 10나노급 대비 인텔 18A 공정 기반 설계 난이도는 1/3 가량으로 낮아졌으며 이것은 커다란 진전"이라고 평가했다. 마이크 엘로우(Mike Ellow) 지멘스 EDA CEO는 "지멘스 EDA는 인텔 18A IP(지적재산권) 최적화를 진행중이며 차기 공정인 인텔 14A 최적화도 함께 진행중"이라고 설명했다. 인텔 18A 혼선 정리... "팬서레이크 첫 제품 올 연말 출시" 지난 3월 말 진행된 '인텔 비전 2025' 행사에서는 차세대 PC 프로세서 '팬서레이크'(Panther Lake) 양산에 쓰이는 1.8나노급 '인텔 18A' 생산 시작 시기를 두고 일부 혼선이 일기도 했다. 이날 립부 탄 인텔 CEO는 "인텔 18A 공정에서 생산된 팬서레이크 중 최초 제품은 올 연말에 등장하며 더 많은 제품은 2026년 상반기에 출시될 것"이라고 보다 명확히 설명했다. 나가 찬드라세카란 인텔 파운드리 COO(수석부사장)는 "인텔 18A 공정 수율은 이미 내부 목표치에 접근한 상태이며 올 하반기부터 고객사 제품을 생산할 수 있을 것"이라고 밝혔다. 이어 "더 다양한 용도로 쓰일 파생 공정인 인텔 18A-P는 인텔 18A 공정과 설계 단계에서 호환성을 지녔으며 최대 8% 성능 향상을 가져올 것"이라고 덧붙였다. 인텔 14A에 2세대 리본펫 투입... 2027년부터 생산 케빈 오버클리(Kevin O'Buckley) 인텔 파운드리 수석부사장은 "오는 2027년부터 생산을 시작할 1.4나노급 인텔 14A 공정에는 2세대 리본펫(RibbonFET) 트랜지스터와 2세대 반도체 후면 전력전달(BSPDN) 기술인 '파워다이렉트'가 투입될 것"이라고 설명했다. 그는 "인텔 18A에서 얻은 교훈을 토대로 인텔 14A를 설계중이며 파운드리 생태계 파트너와 초기 단계부터 협업하고 있다. 오는 2027년부터 리스크 생산에 돌입할 것"이라고 설명했다. 인텔은 2023년 말 미국 오레곤 주 힐스보로 D1X 팹(반도체 제조시설)에 고개구율(High-NA) 극자외선(EUV) 장비인 ASML '트윈스캔 EXE:5000' 노광장비를 인도받았다. 현재는 총 두 대 장비를 인도받았다. 나가 찬드라세카란 COO는 "인텔 14A 공정에 기존 EUV나 고개구율 EUV 기술 중 어느 쪽이나 활용할 수 있으며 설계 규칙(Design Rule)은 양쪽 모두 호환된다. 어느 쪽으로 가든 고객사에는 영향이 없을 것"이라고 설명했다. 인텔 16 공정, 첫 고객사 미디어텍 제품... 아일랜드서 생산 케빈 오버클리 수석부사장은 "기존 성숙된 공정은 고객사에게 도움을 줄 뿐만 아니라 건강한 파운드리 사업을 만드는 데 중요한 기존 설비 활용도 가능하게 한다"며 기존 10나노대 공정 활용 방안도 설명했다. 인텔 파운드리가 아일랜드 리슬립(Leixlip)에서 운용하는 인텔 16 공정은 2011년부터 상용화된 22nm(나노미터)급 공정을 개선한 것이다. 2004년 완공된 생산시설 '팹 24'(Fab 24)를 활용한다. 인텔 16 공정 첫 고객사는 대만 팹리스 미디어텍이다. 인텔 파운드리와 미디어텍은 2022년 7월 스마트 엣지 디바이스용 칩 생산 계약을 마치고 2023년 초 대량생산 예정이었다. 그러나 실제 대량 생산 시점은 2년 뒤인 올해로 밀렸다. 인텔은 지난 해 1월 대만 파운드리인 UMC(聯華電子)와 12나노급 반도체 생산 공정 '인텔 12'도 공동 개발한다고 밝혔다. 실제 생산은 미국 애리조나 주 챈들러의 기존 설비를 그대로 활용한다. 케빈 오버클리 수석부사장은 "UMC가 보유한 기술 개발, 설계 지원, 그리고 신뢰받는 고객 네트워크의 강점을 적극 활용중이며 파생 제품도 양사가 함께 기획중"이라고 설명했다. 4족보행 로봇 기반 설비 이상 점검 AI 솔루션도 공개 인텔은 이날 행사에서 파운드리 내 각종 설비를 원격으로 점검할 수 있는 보스턴다이내믹스 4족보행 로봇 '스팟' 기반 AI 솔루션을 공개하기도 했다. 무대에 오른 인텔 관계자는 "열화상카메라를 이용해 이상 고온 등을 감지하고 수집한 데이터를 설비 관리에 활용할 수 있다"고 설명했다. 인텔은 행사를 앞두고 공식 웹사이트에서 기조연설 등장 연사로 미디어텍 외에 마이크로소프트와 퀄컴 임원도 등장할 것이라고 사전 안내했지만 이는 실현되지 않았다. 인텔은 지난 해 행사에서 1.0나노급 '인텔 10A' 공정이 존재한다는 사실을 공개하기도 했다. 이날 기조연설에는 해당 공정에 대한 언급이 없었다.

2025.04.30 08:54권봉석

시높시스 손 잡은 獨 벡터, SDV 개발 가속…車 SW 시장 선도

벡터 인포매틱이 반도체 및 전자 설계 자동화(EDA) 분야를 선도하는 시높시스와 손잡고 소프트웨어 정의 차량(SDV)의 개발을 가속화하기 위해 손을 맞잡았다. 벡터는 시높시스와 전략접 협력을 맺고 자사 소프트웨어 팩토리 전문성과 시높시스의 전자 디지털 트윈 기술을 결합한 사전 통합(pre-integrated) 솔루션을 제공한다고 14일 밝혔다. 이를 통해 자동차 제조업체들은 소프트웨어 검증 과정을 앞당기고 개발 생산성을 개선하며 차량 수명주기 전반에 걸쳐 소프트웨어 개발 및 배포 속도를 높일 수 있다. 자동차 업계는 기존의 순차적 설계 방식에서 벗어나 애자일(Agile) 및 지속적인 개발 흐름(Continuous Development Flow)으로 전환해야 하는 압박을 받고 있다. 이러한 변화로 인해 차량의 복잡성이 증가해 다양한 플랫폼과 변종을 지원해야 한다는 과제가 생겼다. 또 기존 물리적 테스트 벤치의 한계를 극복하고 협력업체와의 원활한 협업을 실현하는 것이 필수적 요소로 꼽혔다. 이에 대한 해결책으로는 기존 자동차 소프트웨어 툴체인 및 프로세스에서 발생하는 마찰을 해소하고, 고도로 자동화된 '시프트 레프트(Shift-Left, 개발 초반부터 테스트)' 접근 방식을 통해 효율적이고 확장 가능한 소프트웨어 팩토리를 구축하는 것이 제시됐다. 벡터와 시높시스는 SDV 개발 역량을 결합해 개발 비용을 절감하고 소프트웨어 개발 속도를 가속화하며 초기 컴플라이언스 검증부터 OTA(Over-The-Air) 업데이트 및 실시간 데이터 수집까지 소프트웨어 품질을 향상시킨다는 방침이다. 먼저 자동차 전자 디지털 트윈 구현을 위한 필수적인 오픈소스 라이브러리 소프트웨어 인 더 루프(SIL Kit, SIL 기반의 검증 및 테스트 환경을 지원해 초기 단계에서 버그와 오류를 최소화)의 발전을 목표로 삼고 있다. 또 벡터의 오토사(AUTOSAR, 오토모티브 개방형 시스템 아키텍처) 전자제어장치(ECU)용 임베디드 소프트웨어 '마이크로사(MICROSAR)' 및 CANoe(ECU 네트워크의 개발, 테스트, 시뮬레이션)를 시높시스의 실버(Silver) 및 '버푸얼라이저 디벨롭먼트 키트(Virtualizer Development Kits, VDKs)와 통합해 SDV 아키텍처 내 모든 ECU를 위한 가상 ECU(vECU)를 즉시 사용할 수 있도록 지원할 계획이다. 요아킴 페처 마렐리 최고 기술 및 혁신 책임자(CTIO)는 "벡터와 시높시스 간의 전략적 협력을 환영한다"며 "툴의 원활한 통합은 특히 복잡한 시스템을 조기에 시뮬레이션하고 검증하기 위한 디지털 트윈의 생성 및 활용과 관련해 효율적이고 신속한 개발 프로세스를 위해 중요하다"고 말했다. 이어 "이러한 통합 툴을 활용해 전자 제품 포트폴리오의 완전한 디지털 개발 환경으로의 전환을 더욱 가속화할 수 있기를 기대한다"고 덧붙였다. 톰 데 슈터 시높시스 제품 관리 및 시장 그룹 수석 부사장은 "소프트웨어 정의 차량으로의 전환은 자동차 제조업체들이 소프트웨어 개발 및 검증 방법론과 툴링을 근본적으로 재설계해야 한다는 것을 의미한다"며 "전자 디지털 트윈 기술 분야에서의 리더십과 벡터의 자동차 소프트웨어 툴 및 컴포넌트 전문성을 결합해 자동차 산업 전반의 개발 속도를 가속화하고 효율성을 높일 것"이라고 밝혔다. 마커스 에겐버거 벡터 인포매틱 소프트웨어 팩토리 부문 부사장은 "시높시스의 전자 디지털 트윈을 지원하는 가상화 솔루션을 자사 소프트웨어 팩토리에 통합함으로써 자동차 조직이 검증 및 검증 단계를 확장하고 SIL에서 HIL(Hardware-in-the-Loop)로의 전환을 원활하게 할 수 있다"며 "이를 통해 OEM 및 소프트웨어 공급업체가 품질을 개선하고 비용을 절감할 수 있고 궁극적으로 자동차 산업에서의 혁신을 촉진할 것"이라고 말했다.

2025.03.14 16:44장유미

"고려아연 상호출자·순환출자 관련 공정거래법 위반 검토"

공정위가 지난달 신고 접수한 고려아연 상호출자·순환출자 회피 탈법행위 관련 내용의 공거래법위반 여부를 검토한다. 또 로봇·인공지능(AI) 등 미래산업 경쟁력과 직결된 반도체 설계와 관련된 시높시스-앤시스 기업결합 건을 전원회의에 상정해 심의한다. 한기정 공정거래위원장은 17일 간담회에서 올해 핵심 프로젝트로 하도급·유통·소비자 분야 주요 과제 이행상황을 설명했다. 한 위원장은 지난달 말 접수된 고려아연의 공정거래법 위반행위 관련 신고사건 관련, 고려아연이 해외 계열사 명의만 이용해 규제를 회피하는 탈법행위를 했다는 신고인 측 주장이 있어 사실관계 확인 등 통상적인 사건처리 절차를 거쳐 공정거래법 위만 여부를 면밀히 검토하기로 했다고 말했다. 지난해 5월 미국 시높시스-앤시스 기업결합과 관련, 한 위원장은 “해외 사업자간 결합이지만 로봇·AI 등 미래산업 경쟁력과 직결된 반도체 설계와 관련돼 국내 반도체 시장에 미치는 영향이 매우 크다”며 “시장에 미치는 경쟁제한 우려를 심층적으로 검토했고 이달 초 안건 상정한 후 전원회의 심의를 앞두고 있다”고 설명했다. 한 위원장은 이어 “시높시스-앤시스 건은 지난해 8월부터 시행된 공정거래법상 '기업결합 자진 시정방안 제출 제도'를 적용한 최초 사례”라며 “시장 정보를 풍부하게 보유한 기업에 먼저 경쟁제한 우려 시정방안을 제출하게 해 시정조치를 부과하는 선진적·효율적 제도가 첫발을 내딛게 됐다”고 말했다. 한 위원장은 또 “중소 하도급업체가 대금을 제때 지급받을 수 있도록 보호장치를 확대하는 종합 개선대책을 추진하고 있다”며 “최근 학계·법조계·사업자단체 추천 전문가로 '하도급대금 지급보장 강화 TF'를 구성했고 25일 1차 회의를 개최한다”고 밝혔다. 한 위원장은 “중소기업의 대금지급 안정성을 강화면서도 원사업자의 불합리한 부담은 해소하는 균형적 방안을 마련하겠다”고 덧붙였다. 한 위원장은 “티메프 사태를 계기로 온라인 중ㄱ대거래 분야 대금 정산기한을 단축하는 대규모 유통업법 개정안이 발의된 후 직매입·특약매입 등 전통적 소매업에서도 행행법상 대금지급 기한이 너무 길다는 의견이 제시됐다”며 “백화점·TV홈쇼핑·쇼핑몰 등 11개 업태 139개 유통브랜드·납품업체를 대상으로 진행중인 서면 실태조사 결과를 분석해 제도 개선 필요성 등을 검토할 계획”이라고 밝혔다. 한 위원장은 또 “플랫폼 사업자·공공기관을 사칭한 온라인 광고대행 계약체결이나 효과가 낮은 키워드광고를 등록한 후 계약을 해지할 때 과도한 위약금을 부과하는 등 불법행위로 자영업자 피해가 큰 상황”이라며 “과학기술정보통신부·경찰·한국인터넷광고재단 등과 민관 합동 광고대행 TF를 신설해 민생 피해구제 방안을 마련 중”이라고 말했다. 공정위는 11일부터 한국인터넷광고재단 홈페이지에 '온라인 광고대행 사기 신고센터'를 개설해 운영 중이다.

2025.02.17 18:41주문정

세미파이브, 시높시스와 '칩렛 플랫폼' 개발 협력

반도체 설계 솔루션 회사 세미파이브가 반도체 설계자산(IP) 업체 시높시스와 칩(Chiplet) 플랫폼 개발을 협력한다. 이를 통해 세미파이브는 자사의 CPU 칩렛과 파트너사의 I/O 칩렛을 하나의 패키지로 통합하는 최첨단 고성능컴퓨팅(HPC) 플랫폼을 개발할 예정이다. 세미파이브의 HPC 칩렛 플랫폼은 기존 칩렛 플랫폼 대비 비용 절감 효과, 성능 최적화, 개발 유연성이 뛰어나다. 따라서 이 플랫폼을 활용하면 HPC 기술을 사용하고자 하는 고객의 소비전력, 성능, 칩면적(PPA) 목표를 비롯한 다양한 요구 사항을 충족하는 다목적 맞춤형 칩렛을 개발할 수 있을 것으로 기대된다. 4나노 공정 기술을 적용한 세미파이브의 CPU 칩렛에는 시높시스의 UCIe 컨트롤러와 PHY IP를 비롯해 다양한 IP 솔루션이 포함될 예정이다. 그동안 세미파이브는 시높시스의 IP 솔루션을 활용해 주요 마일스톤을 달성하며 혁신적인 커스텀 반도체 솔루션을 내놓았다. 세미파이브의 최적화된 시스템온칩(SoC) 플랫폼 포트폴리오는 첨단 프로세스 노드에서 사전 설계 및 검증돼 고객이 전반적인 개발 효율성을 개선할 수 있도록 지원한다. 마이클 포스너(Michael Posner) 시높시스 IP 제품 관리 부사장은 “시높시스와 세미파이브는 고성능 시스템에 대한 컴퓨트 수요가 증가하는 상황에 대응해 다른 회사들이 멀티다이 설계를 채택할 수 있게 지원하고 있다”며 “여러 하이퍼스케일러가 채택한 시높시스의 검증된 UCIe IP와 세미파이브의 광범위한 SoC 플랫폼을 결합하면 회사들이 멀티다이 설계 요구 사항을 안정적으로 충족하고 개발 노력을 가속화할 수 있다”고 덧붙였다. 조명현 세미파이브 대표는 “미래 반도체 설계 기술의 핵심은 칩렛이며 시높시스와 협력을 통해 우리는 칩렛 시대의 포문을 열 수 있을 것”이라고 소감을 밝혔다. 이어 “HPC 칩렛 플랫폼과 같은 첨단 플랫폼을 제공함으로써 고객이 그 어느 때보다 빠르게 혁신적인 맞춤형 솔루션을 시장에 출시할 수 있도록 지원할 것”이라고 덧붙였다.

2024.11.12 09:04이나리

가온칩스, 시높시스 공식 IP OEM 파트너사로 'SNUG' 컨퍼런스 참가

반도체 설계 전문 기업 가온칩스는 글로벌 EDA 및 IP 선도기업 시높시스(Synopsys)의 공식 IP OEM 파트너로 'SNUG Korea 2024'에 참가한다고 10일 밝혔다. 이번 참가를 통해 가온칩스는 시높시스와의 협력 관계를 강화하고, 부스 방문객들에게 AI·HPC(고성능컴퓨팅), 오토모티브 등 고성능 반도체 설계 기술을 선보이며 네트워킹을 확대할 계획이다. SNUG는 시높시스가 주최하는 반도체 업계 최대 규모의 컨퍼런스로 매년 전 세계 1만2천명 이상이 참여해 시높시스의 설계∙검증 플랫폼과 최신 기술 동향 및 성공사례를 공유하는 컨퍼런스다. 가온칩스는 지난해에 이어 2년 연속 SNUG 컨퍼런스에 파트너 부스로 참가하며 긴밀한 협력을 이어오고 있다. 가온칩스는 올해 '시높시스 IP OEM Partners'에 공식 합류했다. 시높시스 IP OEM 파트너는 시높시스 EDA 기술 및 설계자산(IP)을 활용해 고객들에게 더욱 강력하고 효율적인 솔루션을 제공하기 위한 프로그램이다. 현재 글로벌 디자인하우스인 대만 GUC와 Alchip 등 12개 기업이 프로그램에 참여하고 있다. 가온칩스는 최근 AI·HPC 반도체의 설계 복잡성과 난이도가 기하급수적으로 증가하는 상황에서 시높시스의 광범위한 IP 포트폴리오를 활용하여 고성능 칩 설계 리스크를 줄이고 개발 기간을 단축하는 등 고객에게 차별화된 솔루션을 제공할 수 있게 되었다. 또한, 가장 최신 기술의 IP를 선제적으로 연구함으로써 고객에게 경쟁력 있는 IP를 제공할 전망이다. 정규동 가온칩스 대표이사는 “시높시스 IP OEM 파트너 협력를 통해 고객 만족을 극대화하고 업계 경쟁력을 더욱 강화할 수 있게 됐다”며 “글로벌 행사인 SNUG에서 다양한 산업 관계자들과의 네트워킹을 통해 새로운 협력 기회를 모색할 수 있기를 기대한다”고 덧붙였다.

2024.07.10 10:24장경윤

리벨리온도 'CXL' 주목…"리벨 칩에 기술 도입"

국내 AI 반도체 스타트업 리벨리온이 향후 출시할 고성능 NPU(신경망처리장치) 칩에 차세대 데이터센터 솔루션인 CXL(컴퓨트 익스프레스 링크)을 적용할 계획이다. 오진욱 리벨리온 최고기술책임자(CTO)는 9일 서울 코엑스에서 열린 '삼성 파운드리 포럼'에서 기자들과 만나 향후 제품 개발 방향에 대해 이같이 밝혔다. 현재 리벨리온은 최첨단 AI 반도체인 '리벨'을 올해 4분기 출시하기 위한 준비에 나서고 있다. 리벨은 삼성전자 파운드리 4나노미터(nm) 공정을 기반으로, 삼성전자의 36GB HBM3E 12단(5세대 고대역폭메모리)을 처음으로 탑재한다. 또한 시높시스, 알파웨이브 등의 설계자산(IP)를 활용했다. 나아가 리벨리온은 리벨 칩 4개를 칩렛(기능별로 각 칩을 제작한 뒤 단일 칩에 붙이는 기술) 구조로 집적한 '리벨-쿼드' 제품도 개발 중이다. 이 경우 HBM3E도 4개 탑재되기 때문에 총 용량이 144GB로 확장되며, 대역폭을 4.8TB/s까지 구현할 수 있을 것으로 전망된다. 특히 리벨-쿼드는 차세대 데이터센터 솔루션으로 주목받는 CXL도 지원할 것으로 전망된다. CXL은 고성능 서버에서 CPU(중앙처리장치)와 함께 사용되는 GPU 가속기, D램, 저장장치 등을 효율적으로 활용하기 위한 차세대 인터페이스다. 각각의 인터페이스가 존재해 상호 간 통신이 어려웠던 기존 시스템과 달리, CXL은 PCIe(PCI 익스프레스)를 기반으로 다수의 장치를 하나의 인터페이스로 통합해 메모리의 대역폭 및 용량을 확장할 수 있다. 오진욱 CTO는 "리벨-쿼드와 연결할 수 있는 차세대 I/O(입출력장치) 칩은 CXL이 들어올 것"이라고 설명했다. 쿼드 이후 다양한 프로젝트들도 이미 구상돼 있는 것으로 알려졌다. 오진욱 CTO는 "쿼드 다음으로는 리벨과 CPU 클러스터를 연결하는 등 새로운 칩을 개발할 예정"이라며 "적용처 확장을 위해 더 고성능의 다른 칩들을 붙이는 작업들을 많이 하고 있다"고 밝혔다. 한편 리벨리온은 지난달부터 국내 또 다른 AI반도체 기업 사피온과의 합병을 추진하고 있다. 이와 관련 오진욱 CTO는 "양사 합병은 아직 진행 중이고, 양사 간 시너지를 낼 수 있는 제품에 대해서도 아직 확실한 답변은 없는 상황"이라며 "리벨을 중심으로 삼성전자와 최대한 협력하는 게 지금의 계획"이라고 답변했다.

2024.07.09 16:35장경윤

TSMC·시높시스, 엔비디아 cu리소로 포토마스크 생성 공정 가속

엔비디아가 18일(미국 현지시간) 전세계 1위 파운드리 업체인 대만 TSMC, 전자설계자동화(EDA) 업체인 시높시스와 협력해 반도체 생산 공정에 필요한 포토마스크 생성 과정을 가속할 것이라고 밝혔다. 컴퓨테이셔널 리소그래피(Computational Lithography)는 반도체 식각 공정에 쓰이는 포토마스크 생산에 컴퓨터 연산을 활용한다. 마스크에 새긴 패턴을 실제 반도체 웨이퍼에 새길 때 발생할 수 있는 왜곡을 미리 보정하는 OPC 연산에 CPU와 GPU 등을 활용한다. 엔비디아는 지난 해 GPU와 쿠다(CUDA)를 이용해 이를 가속할 수 있는 소프트웨어 라이브러리인 cu리소(cuLitho)를 개발했다 엔비디아는 "4만 개의 CPU로 구성된 클러스터에서 컴퓨테이셔널 리소그래피를 실행할 경우 포토마스크 한 장을 생성하는 데 2주 이상 걸린다. 그러나 엔비디아 H100 시스템 350개로 구성한 시스템에서 cu리소를 활용하면 이를 하루 안에 끝낼 수 있다"고 설명했다. 시높시스는 포토마스크 합성용 소프트웨어 '프로테우스'에 엔비디아 cu리소를 적용했고 기존 CPU 연산 대비 연산 시간을 줄이면서 정확도를 높였다. TSMC도 cu리소 활용 결과 작업 속도를 45배에서 60배 가량 향상됐다고 밝혔다. TSMC와 시높시스는 엔비디아 cu리소(cuLitho)를 소프트웨어에 통합하고 향후 초미세공정 반도체 설계와 생산에 활용할 예정이다.

2024.03.19 07:40권봉석

美 시높시스, 46조원에 앤시스 인수...반도체·SW 새해 '빅딜'

미국 주요 반도체 설계 자동화(EDA) 기업 시높시스(Synopsys)가 소프트웨어 개발 기업 앤시스(Ansys)를 인수한다고 로이터통신 등이 17일 보도했다. 시높시스가 앤시스 인수를 위해 투자한 금액은 350억 달러(한화 약 46조8천억원)다. 지난해 11월 미국 브로드컴이 VM웨어를 690억 달러에 인수한 이후로 IT 분야에서 가장 큰 규모의 인수에 해당한다. 이번 시높시스의 앤시스 인수는 전 세계 반도체 시장에 적잖은 파장을 불러 일으킬 것으로 전망된다. EDA는 반도체 회로 및 오류를 검증하기 위한 소프트웨어로, 반도체 설계의 기초가 되는 핵심 요소다. 시높시스는 EDA 시장에서 점유율 1, 2위를 다루는 주요 기업이다. 현재 삼성전자, TSMC와 같은 파운드리는 물론, 엔비디아, AMD, 구글 등 첨단 칩을 설계하는 기업과도 모두 협력하고 있다. 앤시스는 산업 전반에서 개발 단계의 제품이 실제 환경에서 어떻게 작동하는 지 예측하기 위한 시뮬레이션 소프트웨어 개발 업체다. 반도체의 신뢰성을 위한 시뮬레이션 기술도 보유하고 있어, 시높시스의 EDA와 시너지를 도모할 수 있는 분야가 많다는 평가를 받고 있다. 이와 관련해 새신 가지 시높시스 CEO는 로이터통신에 "현재 반도체 회사들은 혁신을 지속할 수 있는 통합 솔루션을 요구하고 있다"고 밝혔다. 시높시스는 오는 2025년 상반기까지 앤시스 인수를 완료하는 것을 목표로 세웠다. 이를 위해 규제 당국의 평가에 대응하기 위한 자문위원도 고용한 상태다.

2024.01.17 09:30장경윤

  Prev 1 Next  

지금 뜨는 기사

이시각 헤드라인

폴더블 아이폰, 펀치홀 카메라 탑재 유력

배민·요기요, 먹통 뒤 정상화..."금요일 밤 비 내린 탓"

과학자들, 납으로 금 만들었다…'연금술사의 꿈' 실현되나

"북한 해커, 위장취업해 北 송금"…메일 1천개 적발

ZDNet Power Center

Connect with us

ZDNET Korea is operated by Money Today Group under license from Ziff Davis. Global family site >>    CNET.com | ZDNet.com
  • 회사소개
  • 광고문의
  • DB마케팅문의
  • 제휴문의
  • 개인정보취급방침
  • 이용약관
  • 청소년 보호정책
  • 회사명 : (주)메가뉴스
  • 제호 : 지디넷코리아
  • 등록번호 : 서울아00665
  • 등록연월일 : 2008년 9월 23일
  • 사업자 등록번호 : 220-8-44355
  • 주호 : 서울시 마포구 양화로111 지은빌딩 3층
  • 대표전화 : (02)330-0100
  • 발행인 : 김경묵
  • 편집인 : 김태진
  • 개인정보관리 책임자·청소년보호책입자 : 김익현